基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对卫星图像实时接收与处理系统提出的实际应用需求,采用Xilinx Virtex 6系列FPGA为平台设计了一种基于AXI4总线结构的多端口DDR3 SDRAM存储控制器。允许多模块实时对单一DDR3存储器进行访问,满足现有系统中不同模块需同时缓存各阶段卫星图像的需求。实际功能验证和ChipScope采样读写信号证明了系统的可行性与可靠性,计算得出最大传输带宽达6.0 Gbit/s、最高带宽利用率在70%~93%之间。应用AXI4总线结构,本多端口存储控制器在高速数据读写系统中具有很高的拓展应用价值。
推荐文章
2133Mb/s DDR3存储接口的物理设计
DDR3
物理设计
时钟树
布局规划
高速DDR3存储控制器的时钟偏差控制和优化
DDR3存储控制器
布图布局
时钟树
手动干预
时钟偏差
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AXI4的卫星接收机DDR3多端口存储的设计
来源期刊 电子器件 学科 工学
关键词 存储控制器 多端口 AXI4 DDR3 SDRAM FPGA 卫星图像接收处理
年,卷(期) 2016,(3) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 617-622
页数 6页 分类号 TP334.4
字数 5592字 语种 中文
DOI 10.3969/j.issn.1005-9490.2016.03.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚行中 第二炮兵指挥学院精确制导技术实验室 13 143 8.0 11.0
2 杨晓非 华中科技大学光学与电子信息学院 69 652 12.0 24.0
3 张宇嘉 华中科技大学光学与电子信息学院 2 15 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (7)
参考文献  (7)
节点文献
引证文献  (12)
同被引文献  (29)
二级引证文献  (13)
2006(6)
  • 参考文献(1)
  • 二级参考文献(5)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(4)
  • 参考文献(2)
  • 二级参考文献(2)
2011(8)
  • 参考文献(1)
  • 二级参考文献(7)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(4)
  • 引证文献(4)
  • 二级引证文献(0)
2018(10)
  • 引证文献(5)
  • 二级引证文献(5)
2019(9)
  • 引证文献(2)
  • 二级引证文献(7)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
存储控制器
多端口
AXI4
DDR3 SDRAM
FPGA
卫星图像接收处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导