基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对机载测试系统以IRIG-B(DC)码作为整个系统的时间源,提出一种基于FPGA的解码编码器设计。该设计采用FPGA为主控制器,实现IRIG-B(DC)码的解码、秒脉冲生成、IRIG-B码编码等功能,当外部IRIG-B码输入中断时,可按系统时间产生IRIG-B码输出。主要阐述了IRIG-B(DC)码的格式,详细介绍了IRIG-B(DC)码解码编码器的软硬件设计,在实验室搭建测试环境对该设计进行了测试验证,结果表明该设计能够稳定可靠运行。
推荐文章
基于FPGA的IRIG-B编码器实现
授时码
IRIG-B
数字调制
GPS
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于 FPGA 的 IRIG-B(DC)解码编码器设计
来源期刊 电子测量技术 学科 工学
关键词 IRIG-B(DC)码 FPGA 解码 编码 秒脉冲
年,卷(期) 2016,(6) 所属期刊栏目 【嵌入式技术】
研究方向 页码范围 107-110
页数 4页 分类号 TN721.1
字数 2368字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高志远 13 47 3.0 6.0
2 李盘文 11 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (88)
共引文献  (60)
参考文献  (14)
节点文献
引证文献  (2)
同被引文献  (20)
二级引证文献  (0)
1999(4)
  • 参考文献(0)
  • 二级参考文献(4)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(5)
  • 参考文献(0)
  • 二级参考文献(5)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(13)
  • 参考文献(0)
  • 二级参考文献(13)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(7)
  • 参考文献(1)
  • 二级参考文献(6)
2009(11)
  • 参考文献(2)
  • 二级参考文献(9)
2010(14)
  • 参考文献(2)
  • 二级参考文献(12)
2011(4)
  • 参考文献(1)
  • 二级参考文献(3)
2012(13)
  • 参考文献(2)
  • 二级参考文献(11)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(11)
  • 参考文献(3)
  • 二级参考文献(8)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
IRIG-B(DC)码
FPGA
解码
编码
秒脉冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导