原文服务方: 自动化与仪表       
摘要:
针对雷达信号采集系统中高采样率和ADC(模数转换器)带宽产生的海量数据的高速存储问题,对基于FPGA控制的LVDS(低压差分信号)高速数据通信接口的NANDFLASH为存储介质的高速固态存储器进行了优化设计.高速固态存储器采用了均衡加重、交替双平面交叉编程的分时加载技术操作、基于FPGA的二级缓存和三线组合指令等优化措施,平均存储速度不小于59 MB/s.高速固态存储器已成功应用于某导弹发射数据回收试验,优化设计的可行性和可靠性已通过工程实践验证.
推荐文章
基于FPGA控制的高速固态存储器设计
固态存储设备
FPGA
DRAM
高速
流水线技术
并行总线技术
高速大容量固态存储器设计
现场可编程门阵列
通用串行总线
闪存
大容量
流水线技术
基于FPGA的外部存储器设计
雷达信号处理
FPGA
SDRAM
FLASH
存储器设计
基于FPGA的外部存储器设计
雷达信号处理
FPGA
SDRAM
FLASH
存储器设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速固态存储器优化设计
来源期刊 自动化与仪表 学科
关键词 现场可编程门阵列 低压差分信号 高速存储 NANDFLASH
年,卷(期) 2016,(3) 所属期刊栏目 创意与实践
研究方向 页码范围 68-72
页数 5页 分类号 TP301.6
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨玉华 中北大学电子测试技术国家重点实验室 18 71 4.0 7.0
2 刘兴俊 中北大学仪器科学与动态测试教育部重点实验室 4 13 2.0 3.0
3 任俊杰 中北大学仪器科学与动态测试教育部重点实验室 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (30)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
低压差分信号
高速存储
NANDFLASH
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化与仪表
月刊
1001-9944
12-1148/TP
大16开
1981-01-01
chi
出版文献量(篇)
3994
总下载数(次)
0
总被引数(次)
18195
论文1v1指导