基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对现有靶场仪器组串行时间码解码器解码精度低、工作稳定性差等问题,将微处理器与现场可编程门阵列相结合,提出一种新的解码器实现方案:采用最新的片上系统控制器,在其内部配置了微处理器系统及可编程逻辑单元;串行时间码码元识别由相应的硬件逻辑单元控制,保证已识别的秒脉冲边沿精准;微处理器系统控制已识别的时间码流的解码及输出,由此节省了硬件资源、提高了解码效率;最后通过现场运行及仪器监测证明该方案串行时间码解码精度和稳定性优于现有解码技术,其授时精度能够满足时间同步的要求。
推荐文章
基于EPLD的IRIG-B编/解码器的分析与设计
EPLD
IRIG-B码
自动增益控制
解码
编码
调制
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种IRIG-B码解码器的设计与实现
来源期刊 导航定位学报 学科 地球科学
关键词 片上系统控制器 现场可编程门阵列 微处理器 靶场仪器组串行时间码
年,卷(期) 2016,(3) 所属期刊栏目 应用技术
研究方向 页码范围 94-99
页数 6页 分类号 P127
字数 2239字 语种 中文
DOI 10.16547/j.cnki.10-1096.20160319
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 范晓东 6 21 2.0 4.0
2 王宇 7 15 2.0 3.0
3 陈伟 4 5 1.0 2.0
4 余飞侠 9 39 2.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (33)
共引文献  (21)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (7)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(4)
  • 参考文献(1)
  • 二级参考文献(3)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(5)
  • 参考文献(1)
  • 二级参考文献(4)
2013(5)
  • 参考文献(1)
  • 二级参考文献(4)
2014(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(4)
  • 参考文献(3)
  • 二级参考文献(1)
2016(4)
  • 参考文献(0)
  • 二级参考文献(4)
2016(4)
  • 参考文献(0)
  • 二级参考文献(4)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上系统控制器
现场可编程门阵列
微处理器
靶场仪器组串行时间码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
导航定位学报
季刊
2095-4999
10-1096/P
大16开
北京市海淀区莲花池西路28号
82-971
1995
chi
出版文献量(篇)
797
总下载数(次)
6
总被引数(次)
2820
论文1v1指导