基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在现场可编程门阵列器件(FPGA)的高速实时信号处理系统中,多路数据对齐器是常用的电路设计。介绍了一种运用硬件描述语言参数化方式设计的多通道数据对齐方法,首先缓存各路数据,然后依据数据特征检测同步标志信号并寄存地址,对齐后同步读出。将多路对齐逻辑隔离开来,通过设置不同的同步标志检测电路可以适应多种应用,结构简单、可扩展性强;最大限度减少数据丢失,保证数据连续性;同时解决了跨时钟域的问题。列举了对齐器的两种应用,并通过仿真验证和器件编程在线校验。
推荐文章
基于FPGA和FLASH的多路数据存储技术
多路数据存储
FPGA
FLASH
串并转换
数据缓存
数据重新编帧
基于FPGA的高速多路数据采集系统的设计
FPGA
VHDL
数据采集
高速多路
并行口
EPP模式
基于GPMC的多路数据采集设计与实现
安全监测
DM8168
GPMC
FPGA
多路数据采集
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的参数化多路数据对齐器设计
来源期刊 雷达科学与技术 学科 工学
关键词 现场可编程门阵列 参数化设计 多通道 数据对齐
年,卷(期) 2016,(3) 所属期刊栏目
研究方向 页码范围 297-300
页数 4页 分类号 TN911.7|TP331
字数 2147字 语种 中文
DOI 10.3969/j.issn.1672-2337.2016.03.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李坤 中国电子科技集团公司第三十八研究所 8 3 1.0 1.0
2 刘和周 中国电子科技集团公司第三十八研究所 6 12 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (19)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
参数化设计
多通道
数据对齐
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导