原文服务方: 现代电子技术       
摘要:
提出了一种分数倍内插成形滤波器的实现方法并在FPGA中实现.该分数倍内插成形滤波器实现了输入速率与内插成形滤波后速率之间分数倍转换,能够适应输入速率实时调整,突破了传统整数倍内插成形滤波器对输入速率的限制.实现了输入速率为1 KS/s~50 MS/s,步进为1 S/s,输出为100~2 000 MS/s,内插倍数4,分数时延精度为Tclk 65 536的滤波器.该分数倍内插成形滤波器硬件资源开销小、接口简洁、灵活性和适用性强,还可根据需要扩展变速率范围.
推荐文章
分数延迟FIR滤波器设计及FPGA实现
分数延迟FIR滤波器
分布式算法
FPGA
CSD码
升余弦滚降基带成型内插滤波器的FPGA实现
升余弦滚降基带
成型滤波器
分布式算法
查找表
FPGA
根升余弦脉冲成形滤波器FPGA实现
根升余弦
成形滤波器
查找表
FPGA
高动态测量系统中的自适应信号成形滤波器设计
航天测控
信号成形滤波器
高动态测量
重采样滤波
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 分数倍内插成形滤波器设计及实现
来源期刊 现代电子技术 学科
关键词 分数倍内插 成形滤波器 内插滤波器 FPGA 无线通信
年,卷(期) 2016,(1) 所属期刊栏目 通信设备
研究方向 页码范围 62-64
页数 3页 分类号 TN911-34
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2016.01.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴兵 中国电子科技集团公司第三十八研究所 14 33 3.0 5.0
2 彭卫 中国电子科技集团公司第三十八研究所 5 9 2.0 3.0
3 李武建 中国电子科技集团公司第三十八研究所 9 23 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (20)
共引文献  (25)
参考文献  (7)
节点文献
引证文献  (7)
同被引文献  (57)
二级引证文献  (6)
1973(1)
  • 参考文献(0)
  • 二级参考文献(1)
1979(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(4)
  • 参考文献(0)
  • 二级参考文献(4)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(6)
  • 引证文献(3)
  • 二级引证文献(3)
2019(5)
  • 引证文献(2)
  • 二级引证文献(3)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分数倍内插
成形滤波器
内插滤波器
FPGA
无线通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导