基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着工艺水平的不断发展以及集成电路的特征尺寸不断减小,目前集成电路已经跨入了超深亚微米的SOC设计阶段,芯片也朝着面积更小、性能更强、功耗更低的方向发展。由于手持设备不断更新换代以及对低功耗有着迫切的需求,关于低功耗的研究成果层出不穷。在后端设计流程中使用双位触发器已经成为目前一种降低时钟网络功耗的有效方法。在标准单元级别,由于双位触发器共用时钟资源,相比两个单位触发器少用了一对反相器。在物理实施阶段,由于双位触发器的使用导致时钟节点的减少,进一步减少时钟树综合阶段所用的缓冲器。这两方面都有效的减少了面积以及降低了功耗。本文将在设计流程中采用双位触发器的方案,并分析双位触发器使用对设计流程各个阶段的影响。
推荐文章
多值低功耗双边沿触发器的简化设计
冗余模块
低功耗
多值逻辑
双边沿触发器
触发器的性能和功耗的分析与比较
触发器
电路设计
低功耗
性能优化
双脉冲闸流管触发器研制
闸流管
触发器
双脉冲
MOSFET
一种新型CMOS施密特触发器
CMOS
施密特触发器
阀值电平
磁滞宽度
传输延迟
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于双位触发器的低功耗技术研究
来源期刊 电子技术 学科 工学
关键词 双位触发器 低功耗 时钟 设计流程
年,卷(期) 2016,(3) 所属期刊栏目 电子技术研发
研究方向 页码范围 5-7,4
页数 4页 分类号 TN79
字数 1904字 语种 中文
DOI 10.3969/j.issn.1000-0755.2016.03.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗小华 浙江大学电气工程学院 27 74 6.0 6.0
2 俞淼 浙江大学电气工程学院 5 17 3.0 4.0
3 卢宇峰 浙江大学电气工程学院 4 15 3.0 3.0
4 李益航 浙江大学电气工程学院 4 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
双位触发器
低功耗
时钟
设计流程
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导