基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决IRIG-B(AC)码解码精度低的问题,提高解调系统的稳定性,提出了一种利用高性能FPGA实现解调IRIG-B(AC)码的解码器。通过调用FPGA的IP核生成乘法器与FIR低通滤波器,将B(AC)码中的交流分量滤除掉,然后根据其幅值进行解调。该解码器能够快速准确地解调出IRIG-B(AC)码的时间信息,并输出与此时间信息对应的秒脉冲,通过输出端口将解调出的时间信息传输到上位机显示。通过大量试验证明该解码器准确度高、稳定性强,能够满足各种应用场所对IRIG-B(AC)码授时的要求。
推荐文章
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
基于EPLD的IRIG-B编/解码器的分析与设计
EPLD
IRIG-B码
自动增益控制
解码
编码
调制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的IRIG-B(AC)时间码解码器的设计
来源期刊 电子器件 学科 工学
关键词 IRIG-B码 解码 滤波 A/D转换 秒脉冲
年,卷(期) 2016,(2) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 370-373
页数 4页 分类号 TN787
字数 2481字 语种 中文
DOI 10.3969/j.issn.1005-9490.2016.02.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 崔永俊 中北大学电子测试技术国家重点实验室 34 168 8.0 11.0
5 贾磊 中北大学电子测试技术国家重点实验室 6 53 3.0 6.0
9 杨兵 中北大学电子测试技术国家重点实验室 9 76 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (36)
参考文献  (8)
节点文献
引证文献  (3)
同被引文献  (22)
二级引证文献  (2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(3)
  • 参考文献(3)
  • 二级参考文献(0)
2012(3)
  • 参考文献(1)
  • 二级参考文献(2)
2014(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(4)
  • 参考文献(0)
  • 二级参考文献(4)
2016(4)
  • 参考文献(0)
  • 二级参考文献(4)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(4)
  • 引证文献(2)
  • 二级引证文献(2)
研究主题发展历程
节点文献
IRIG-B码
解码
滤波
A/D转换
秒脉冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导