基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FPGA设计中时钟信号的设计与处理是保证系统稳定工作的重要组成部分,随着FPGA器件规模的不断增大,集成度不断提高,多时钟域管理、时钟延迟、时钟信号完整性和相位偏移等已成为影响FPGA设计的关键因素.结合微电子电路相关知识,针对Xilinx公司的Virtex4系列芯片,详细分析其时钟架构及时钟资源的特性.针对FPGA时钟设计的典型应用情况,从芯片角度给出了时钟设计与使用的一些技巧和建议.
推荐文章
一种FPGA芯片时钟SKEW的测试方法
FPGA
SKEW
环形振荡器
测试
XILINX的FPGA芯片架构剖析
可配置逻辑块
输入输出逻辑块
可编程内连
时钟
XILINX
FPGA
FPGA时钟设计
FPGA
时钟
逻辑时钟
险象
支持JTAG协议的芯片测试时钟的解决方案
JTACG协议
系统逻辑
时钟端口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA芯片时钟架构分析
来源期刊 电子与封装 学科 工学
关键词 现场可编程门阵列 时钟架构 时钟管理
年,卷(期) 2016,(6) 所属期刊栏目 电路设计
研究方向 页码范围 28-30
页数 3页 分类号 TN402
字数 1440字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢长生 5 2 1.0 1.0
2 张艳飞 6 18 3.0 4.0
3 匡晨光 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (10)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (7)
二级引证文献  (0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
时钟架构
时钟管理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导