基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
扩频时钟产生器可以分散频率谐波的能量、减小单位带宽内的辐射能量,因此,扩频时钟产生器广泛应用在SATA III等系统中。给出了一种基于失调锁相环技术的SATA III扩频时钟产生器的设计方法。在扩频时钟产生器中,一个低频扩频信号和一个直接数字频率合成器进行频率合成,然后和一个高频信号混频,产生一个更高的调制参考源。扩频时钟产生器采用1.2 V 0.13μm CMOS工艺,功耗为21.16 mW,主要的频率功率减小了16 dB,芯片面积0.7?0.45 mm2。测试结果表明,采用失调锁相环技术,扩频时钟产生器具有较低的时钟抖动,较小的 EMI 辐射功率,较好地满足了SATA III的需求。
推荐文章
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
锁相环在处理器时钟设计中的应用
字:锁相环
时钟产生
频率合成
相位同步
噪声抑制
时钟偏斜相位抖动
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
一种用于高速锁相环的零死区鉴频鉴相器
锁相环
鉴频鉴相器
死区
抖动
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种SATA III失调锁相环扩频时钟产生器设计
来源期刊 无线电通信技术 学科 工学
关键词 扩频时钟产生器 锁相环 SATA III 失调
年,卷(期) 2016,(6) 所属期刊栏目 综合电子信息技术
研究方向 页码范围 73-76
页数 4页 分类号 TN792
字数 1548字 语种 中文
DOI 10.3969/j.issn.1003-3114.2016.06.19
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田泽 46 134 6.0 9.0
5 王晋 5 2 1.0 1.0
7 龙强 4 1 1.0 1.0
13 唐龙飞 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (5)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(3)
  • 参考文献(1)
  • 二级参考文献(2)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
扩频时钟产生器
锁相环
SATA III
失调
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电通信技术
双月刊
1003-3114
13-1099/TN
大16开
河北省石家庄市中山西路589号
18-149
1972
chi
出版文献量(篇)
2815
总下载数(次)
6
论文1v1指导