基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
编解码器是1553B协议芯片中的重要组成部分。为了自主研发1553B总线协议的IP核,满足对1553B协议芯片的广泛需求,设计了基于1553B总线协议的编解码器。对编码器和解码器采用自顶向下和独立设计的方法,充分利用同步时钟方法,提高了可靠性,有效解决了数据间干扰和亚稳态问题。通过仿真验证,结果表明设计实现了编码与解码功能。最后在FPGA硬件平台上进行了实际调试,测试取得了良好的效果,结果符合设计要求。
推荐文章
1553B总线中曼彻斯特编解码器的设计
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
1553B总线中曼彻斯特编解码器的设计
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
基于FPGA的1553B总线曼彻斯特编解码器设计与实现
曼彻斯特码
编解码原理
1553B总线
VHDL
FPGA
1553B总线控制器编解码设计
编码器
解码器
正负信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种1553B总线协议编解码器的设计研究
来源期刊 电子器件 学科 工学
关键词 1553B总线 编解码器 FPGA Verilog HDL
年,卷(期) 2016,(1) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 46-50
页数 5页 分类号 TP336
字数 2144字 语种 中文
DOI 10.3969/j.issn.1005-9490.2016.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张登福 空军工程大学航空航天工程学院 42 307 10.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (17)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (27)
二级引证文献  (4)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(6)
  • 引证文献(3)
  • 二级引证文献(3)
2020(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
1553B总线
编解码器
FPGA
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导