基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
自偏置锁相环电路结构自提出以来便受到了极大的关注,人们普遍认为其可以改善锁相环的相位噪声。为了验证这种结构能否改善传统锁相环电路的相位噪声性能,根据锁相环的基本理论设计并实现了一种可进行重新配置的锁相环电路结构,电路中的锁相环结构可以在传统锁相环、自偏置锁相环和普通偏置锁相环之间进行切换。使用信号源分析仪分别测试得到了这3种结构的相位噪声性能:自偏置锁相环的带内相位噪声比普通锁相环恶化了约6 dB,而采用普通偏置锁相环使环路等效分频比减小5的相位噪声比普通锁相环改善了约14 dB。理论与测试结果均表明,自偏置锁相环和普通锁相环相比,环路反馈回路中的分频比并没有有效降低,因此自偏置锁相环的相位噪声性能并没有得到改善。
推荐文章
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种基于DSP的软件锁相环模型与实现
软件锁相环
SPLL
DSP
多速率
CMOS锁相环电路
锁相环
压控振荡器
鉴频鉴相
电荷泵
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种自偏置锁相环电路的分析与测试
来源期刊 太赫兹科学与电子信息学报 学科 工学
关键词 锁相环 相位噪声 自偏置 环路等效分频比
年,卷(期) 2016,(3) 所属期刊栏目 电磁场与微波
研究方向 页码范围 421-425
页数 5页 分类号 TN911.8
字数 2778字 语种 中文
DOI 10.11805/TKYDA201603.0421
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 鲍景富 电子科技大学电子工程学院 51 296 7.0 14.0
2 郭伟 电子科技大学电子工程学院 142 1387 19.0 29.0
3 鲍飞鸿 电子科技大学电子工程学院 4 8 2.0 2.0
4 李智鹏 电子科技大学电子工程学院 4 17 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (8)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
相位噪声
自偏置
环路等效分频比
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导