基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
硬件数据预取技术将处理器可能访问的数据提前装入Cache中,使得处理器访存时尽量命中Cache,提升系统性能.但现有研究和应用主要对一级Cache进行预取,预取的数据可能在使用前无法及时装入Cache,从而降低硬件预取对系统性能的提升效果.针对上述问题,以流访问特征的预取为基础,提出一种同时对多级Cache进行预取的方法,并对流访问特征的预取进行实现.基于SPEC CPU2000测试程序集的实验结果表明,与仅对一级Cache进行预取相比,对多级Cache同时进行预取可以将整数程序的性能平均提升2.11%,最高提升11.19%,浮点程序的性能平均提升3.08%,最高提升12.77%.
推荐文章
基于双倍步长数据流的硬件预取机制
硬件预取
双倍步长
流预取
SPEC2006测试集
Cache Miss率
基于控制流的混合指令预取
控制流图
指令预取
分支预测
基于实时多媒体流的预取算法研究
实时
预取
置换
QoS
媒体流
申威处理器硬件数据预取技术的实现
硬件预取
申威处理器
访存
流预取
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于流访问特征的多级硬件预取
来源期刊 计算机工程 学科 工学
关键词 存储墙 流访问 处理器 多级Cache 硬件预取
年,卷(期) 2016,(1) 所属期刊栏目 软件技术与数据库
研究方向 页码范围 51-55
页数 5页 分类号 TP391
字数 3401字 语种 中文
DOI 10.3969/j.issn.1000-3428.2016.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 贾迅 2 8 2.0 2.0
2 翁志强 1 2 1.0 1.0
3 胡向东 3 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (6)
参考文献  (8)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (0)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(2)
  • 参考文献(1)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
存储墙
流访问
处理器
多级Cache
硬件预取
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导