原文服务方: 计算机测量与控制       
摘要:
DDR2 SDRAM是第二代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用;DDR2芯片的控制较为复杂,为了解决DDR2芯片的驱动及功能验证问题,在介绍了其特点和工作机制的基础上,提出了一种简化的工作流程图,进而给出该控制器的总体设计、FPGA器件的引脚分配及验证方法;其中验证方法采用Verilog HDL硬件描述语言构建了DDR2控制器IP软核的测试平台,通过ModelSim软件对DDR2仿真模型测试无误后,再使用QuartusⅡ软件的嵌入式逻辑分析仪工具SignalTap Ⅱ抓取FPGA开发板实时信号;开发板上的验证结果表明:DDR2芯片初始化成功;其引脚上有稳定的读写数据;在双沿时钟频率200 MHz下,写入数据和读出数据一致.故DDR2控制器设计达到要求,且控制器接口简单、工作稳定、移植性强.
推荐文章
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DDR2SDRAM控制器接口的FPGA设计及实现
来源期刊 计算机测量与控制 学科
关键词 FPGA器件 DDR2 SDRAM接口 芯片驱动 验证
年,卷(期) 2016,(12) 所属期刊栏目 设计与应用
研究方向 页码范围 119-121
页数 3页 分类号 TN47
字数 语种 中文
DOI 10.16526/j.cnki.11-4762/tp.2016.12.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋峰 中南林业科技大学计算机与信息工程学院 23 162 8.0 12.0
2 王梦 中南林业科技大学计算机与信息工程学院 2 12 2.0 2.0
3 谢浩澜 中南林业科技大学计算机与信息工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (13)
二级引证文献  (0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导