基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对数据转换器与数字信号处理器之间数据传输速率高达12.5Gbps的高速数据接口行业新标准JESD204B协议中的解码功能要求,在8B/10B解码基础上采用四字节并行处理技术,实现了极性同步检测功能,解决了误差传递问题,并降低了电路所需工作频率,便于低成本的CMOS工[艺实现.电路综合及时序仿真结果表明,该解码电路达到协议指标要求,对国内自主设计整个高速JESD204B接口电路具有一定参考价值.
推荐文章
采用并行8b/10b编码的JESD204B接口发送端电路设计
JESD204B
8b/10b编码
并行编码
接口系统
JESD204B接口协议中的8B10B编码器设计
JESD204B
Serdes接口
8B10B编码器
并行编码
查找表
8B10B编解码器在PCI Express总线中的实现
PCI Express总线
8810B编解码
DWS
Running Disparity
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 JESD204B接口中8B10B解码电路quad_byte设计
来源期刊 电子技术 学科 工学
关键词 JESD204B 8B10B解码 quad_byte 接口电路
年,卷(期) 2016,(8) 所属期刊栏目 电子技术设计与应用
研究方向 页码范围 79-83
页数 5页 分类号 TN919.3
字数 3840字 语种 中文
DOI 10.3969/j.issn.1000-0755.2016.08.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈朝 中国地质大学机械与电子信息学院 13 75 6.0 8.0
2 姚亚峰 中国地质大学机械与电子信息学院 17 84 6.0 8.0
3 霍兴华 中国地质大学机械与电子信息学院 6 32 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
JESD204B
8B10B解码
quad_byte
接口电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导