为实现车载式接收机小型化、低功耗的要求,基于 Altera 公司 SoC 架构 Cyclone V 系列芯片,采用软硬件协同的设计方法,完成了宽带中频数字接收机的设计。该设计集成 A/D 芯片、DDR3存储芯片、GPS 芯片等外围电路,在 FPGA部分实现了中频信号扫频、单包或连续采集、数字下变频、频谱分析,在 ARM 处理器部分搭建了 Linux 操作系统,实现了ITU 参数测量、音频解调、场强计算等功能,FPGA 与 ARM 之间采用 AXI 总线传输数据,实测传输速率达到7.2Gb/s ,保证了数据的连续性与实时性。