基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了循环冗余效验(CRC)的实现原理和实现方法,串行实现方法占用资源少、简单可行,但效率较低;并行实现方法可以同时完成多位CRC计算,但占用的硬件资源多.为了提高CRC计算效率并减少资源消耗,提出了一种并行CRC编码方法并以CRC-16为例,采用Altera公司的Arria V GX系列FPGA芯片5AGXFB3 H4F35C4N实现了带CRC效验的异步串口通信(UART),调用仿真工具Active-HDL,仿真结果显示该种方法消耗的硬件资源较少,能在输入发生变化的下一个时钟完成CRC并行计算.
推荐文章
基于FPGA的内置并行CRC校验的UART
可编程门阵列
循环冗余校验
并行计算
同步校验
VHDL
串行异步收发器
一种通用并行CRC计算原理及其实现
并行CRC
检错
多项式除法
FPGA
一种并行CRC算法的实现方法
CRC
LFSR
并行实现
FPGA
一种基于FPGA的UART电路实现
通用异步收发器
专用集成电路
FPGA器件
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的并行CRC及其UART实现
来源期刊 电子测量技术 学科 工学
关键词 循环冗余校验 现场可编程门阵列 异步串口通信 Active-HDL
年,卷(期) 2016,(2) 所属期刊栏目 通信技术
研究方向 页码范围 147-150
页数 4页 分类号 TP919.3
字数 2379字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡敬营 5 23 4.0 4.0
2 罗超 3 7 1.0 2.0
3 刘昌禄 5 24 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (74)
共引文献  (130)
参考文献  (10)
节点文献
引证文献  (7)
同被引文献  (37)
二级引证文献  (14)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(10)
  • 参考文献(0)
  • 二级参考文献(10)
2007(13)
  • 参考文献(0)
  • 二级参考文献(13)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(10)
  • 参考文献(0)
  • 二级参考文献(10)
2010(12)
  • 参考文献(3)
  • 二级参考文献(9)
2011(9)
  • 参考文献(0)
  • 二级参考文献(9)
2012(6)
  • 参考文献(1)
  • 二级参考文献(5)
2013(10)
  • 参考文献(2)
  • 二级参考文献(8)
2014(4)
  • 参考文献(4)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(4)
  • 引证文献(4)
  • 二级引证文献(0)
2018(8)
  • 引证文献(1)
  • 二级引证文献(7)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
循环冗余校验
现场可编程门阵列
异步串口通信
Active-HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导