基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在信号调制过程中,为了缩短载波生成的捷变时间,分析了影响捷变时间的因素。提出了单频信号的并行合成结构,解决了载波频率受现场可编程逻辑门阵列( FPGA)时钟限制的问题。为了解决调制过程中采样频率受时钟约束的问题,给出了矢量信号的正交并行调制结构。通过在FPGA上编写Verilog代码实现了时钟频率为160 MHz、采样率为1.92 Gsample/s的并行矢量信号调制,载波频率为200~300 MHz可变,捷变时间小于35 ns。结果表明,并行载波生成和并行调制的方法在克服系统时钟约束方面有较强的实用性。
推荐文章
矢量信号源中IQ调制器的设计与实现
矢量信号源
IQ调制器
FPGA
CORDIC算法
程控调幅多路并行信号源
FPGA
DDS
多路并行
高精度
信号源
基于FPGA的高速脉冲信号源的设计与实现
高速脉冲
FPGA
信号源
自检
一种基于DDS的信号源的设计与实现
信号源
FPGA
DDS
模块设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速捷变并行调制矢量信号源的FPGA实现
来源期刊 电讯技术 学科 工学
关键词 矢量信号源 并行载波生成 高速捷变 并行调制结构 FPGA实现
年,卷(期) 2016,(3) 所属期刊栏目 电子与信息工程
研究方向 页码范围 290-294
页数 5页 分类号 TN911.72
字数 2227字 语种 中文
DOI 10.3969/j.issn.1001-893x.2016.03.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李勤 武汉大学电气工程学院 18 106 6.0 10.0
2 罗义军 武汉大学电子信息学院 14 49 4.0 6.0
3 陆冬冬 武汉大学电子信息学院 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(4)
  • 参考文献(0)
  • 二级参考文献(4)
2012(5)
  • 参考文献(1)
  • 二级参考文献(4)
2013(6)
  • 参考文献(0)
  • 二级参考文献(6)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
矢量信号源
并行载波生成
高速捷变
并行调制结构
FPGA实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导