基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对具有准循环结构的LDPC码,设计了一种高吞吐量译码器.该译码器利用并行分层迭代译码算法,通过校验矩阵同一列循环因子对应的变量节点之间的数据传递更新,实现迭代译码,不仅有效降低了译码时间,同时也省去了变量节点处理单元,另外为了进一步提高吞吐量,针对同一列循环因子都为奇数或偶数的基础矩阵,提出了一种奇偶并行译码架构,该架构一次可同时并行处理2个奇偶变量节点的值,有效节省了一半的译码时间,可将吞吐量提高一倍左右.最后基于Xilinx公司Virtex6系列的xc6vsx475t芯片实现了上述译码器设计,码字采用(3200,1600) LDPC码,经ISE软件环境下布局布线后,结果表明,当迭代次数为15时,译码器吞吐量可达300 Mbps,该研究成果具有重要的实用价值.
推荐文章
基于CUDA的任意非结构化LDPC码的高吞吐量并行译码设计与实现
低密度奇偶校验码(LDPC)
非结构化LDPC
置信度传播算法
统一计算设备架构
异构计算
一种结构化LDPC码的部分并行译码器设计
CCSDS标准
LDPC码
部分并行译码器
一种高速 LD PC码译码器的设计及实现
低密度奇偶校验码
最小和译码算法
部分并行
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于奇偶并行译码架构的高吞吐量译码器设计
来源期刊 通信技术 学科 工学
关键词 并行分层 高吞吐量 QC-LDPC 奇偶并行译码
年,卷(期) 2016,(3) 所属期刊栏目 信息处理与传输
研究方向 页码范围 264-269
页数 6页 分类号 TN911.22
字数 3835字 语种 中文
DOI 10.3969/j.issn.1002-0802.2016.03.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜锋 6 19 3.0 4.0
2 吕晶 10 22 3.0 4.0
3 云飞龙 4 9 2.0 3.0
4 朱宏鹏 4 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (1)
二级引证文献  (1)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
并行分层
高吞吐量
QC-LDPC
奇偶并行译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导