基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对基于现场可编程门阵列的DART模拟器可扩展性较差和模拟精度较低的问题,提出一种硬件友好的分布式模拟机制.该机制在模拟中采用隐式同步方法,以节点内计数器和节点间缓冲队列取代集中式控制器,将时序同步和计数任务交给每个节点自行处理,从而提高模拟速度.基于该机制,设计并实现片上网络硬件模拟系统.实验结果表明,该系统能达到与业界权威BookSim模拟器同级别的模拟精度,模拟速度可达BookSim模拟器的200倍,相比DART模拟器能获得21%的速度提升,并且具有较好的扩展性.
推荐文章
基于多FPGA的片上网络模拟平台设计和实现
现场可编程门阵列(FPGA)
模拟平台
片上网络
软硬件
分布式塔台模拟机中同步渲染算法的研究
分布式
塔台模拟机
运动目标线性预测:同步渲染算法
基于SystemC的片上网络全系统模拟器
片上网络
仿真器
事务级建模
分布式大规模交通网络实时模拟系统
分布式
大规模
交通网络
实时模拟
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于分布式模拟机制的片上网络硬件模拟系统
来源期刊 计算机工程 学科 工学
关键词 片上网络 分布式模拟 现场可编程门阵列 多核处理器 时钟精确 动态路障同步
年,卷(期) 2016,(5) 所属期刊栏目 体系结构与软件技术
研究方向 页码范围 71-79
页数 9页 分类号 TP391
字数 8099字 语种 中文
DOI 10.3969/j.issn.1000-3428.2016.05.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 安虹 中国科学技术大学计算机科学与技术学院 65 224 7.0 12.0
2 彭毅 中国科学技术大学计算机科学与技术学院 7 320 5.0 7.0
3 金旭 中国科学技术大学计算机科学与技术学院 9 12 2.0 3.0
4 程亦超 中国科学技术大学计算机科学与技术学院 2 0 0.0 0.0
5 迟孟贤 中国科学技术大学计算机科学与技术学院 6 12 2.0 3.0
6 孙荪 中国科学技术大学计算机科学与技术学院 3 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (16)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1966(1)
  • 参考文献(0)
  • 二级参考文献(1)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上网络
分布式模拟
现场可编程门阵列
多核处理器
时钟精确
动态路障同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
论文1v1指导