基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用Verilog HDL语言采用自顶向下的设计方法实现多功能数字钟.具有良好可读性、可移植性等特点,同时具有实时温度显示功能.通过Alteral Quartus Ⅱ完成设计仿真,具有时、分、秒、温度显示,以及校对功能.系统主芯片采用EP3C25Q240C8,由时钟模块、控制模块、计时模块、温度模块、数据译码模块、显示模块组成.由按键输入进行数字钟的校时功能.
推荐文章
验证重用中的监视器设计
监视器
事务
重用
验证
SoC
端子压力监视器的设计
端子压力控制器(CFM)
状态监测
微程序控制器(MCU)
总线监视器的设计
系统芯片
片上总线
总线监视器
功能验证
智能厨房安全监视器
厨房安全监视器
红外测温
传感器
编码开关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的时间温度监视器
来源期刊 数码世界 学科
关键词 数字钟 VerilogHDL DS18B20
年,卷(期) 2016,(6) 所属期刊栏目 综合
研究方向 页码范围 81
页数 1页 分类号
字数 1283字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐其善 成都理工大学信息科学与技术学院 1 0 0.0 0.0
2 徐芳芳 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字钟
VerilogHDL
DS18B20
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数码世界
月刊
1671-8313
12-1344/TP
大16开
北京市海淀区永定路4号A院3号楼506室
6-167
2002
chi
出版文献量(篇)
22805
总下载数(次)
112
总被引数(次)
4543
论文1v1指导