基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
现今,电子产品的功能越来越复杂,随之而来在电路板设计中会选用多种类型芯片,比如微处理器、ADC、存储器、接口芯片等。这种情况下就需要时钟管理电路实现对多路时钟在频率、相位、占空比、抖动指标上的管理,为每种芯片提供不同属性的工作时钟。本文提出一种基于时钟芯片的新型时钟管理电路,进行总体方案设计,重点对电路中的锁相环的重要环节模型及电路整体模型进行分析,归纳了电路参数选择方法及其与系统指标之间关系,为最终电路详细设计和程序配置的提供参考依据。
推荐文章
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
时钟偏斜补偿电路设计与实现
时钟偏斜补偿
时钟系统稳定性
可靠性设计
基于BUFGMUX与DCM的FPGA时钟电路设计
现场可编程门阵列
时钟
全局时钟选择缓冲器
电路时序
星载FPGA内时序电路设计与时钟控制技术分析
星载FPGA
全局时钟网络
时序电路
时钟偏斜
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型时钟管理电路模型分析与参数设计
来源期刊 电子测量技术 学科 工学
关键词 时钟管理电路 锁相环 压控晶振 环路带宽
年,卷(期) 2016,(8) 所属期刊栏目 【研究与设计】
研究方向 页码范围 1-4
页数 4页 分类号 TM135
字数 2259字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程甘霖 4 14 2.0 3.0
2 王蕴龙 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (24)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(7)
  • 参考文献(0)
  • 二级参考文献(7)
2008(6)
  • 参考文献(0)
  • 二级参考文献(6)
2009(3)
  • 参考文献(3)
  • 二级参考文献(0)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟管理电路
锁相环
压控晶振
环路带宽
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导