基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了减少数字锁相放大器中的数字信号处理模块在硬件实现时所占用的逻辑资源,采用多抽样率数字信号处理理论来降低被测信号的采样频率,设计了高性能的数字窄带低通滤波器.利用Hogenaur“剪除”理论的级联积分梳状(Cascade IntegratorComb,GIG)滤波器,在FPGA实现时不仅能够节省大量的硬件逻辑资源,而且提高了CIC滤波器的最小响应时间;利用内插二阶多项式滤波器(Interpolated Second Order Pofynomials,ISOP)使CIC滤波器通带衰减降低到0.4 dB左右.MATLAB与Modelsim联合仿真测试验证了设计的正确性与可行性.
推荐文章
数字锁相放大器的实现研究
锁相放大器
采样率
积分梳状滤波器
降采样
基于FPGA的数字锁相放大器在气体探测中的应用
数字锁相放大器
TDLAS
FPGA
二次谐波
基于DSP Builder的正交矢量型数字锁相放大器实现
微弱信号
锁相放大器
DSP Builder
正交矢量
宽带低噪声放大器ADS仿真与设计
低噪声放大器
NE3210S01
噪声系数
匹配结构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字锁相放大器优化设计与仿真研究
来源期刊 仪表技术 学科 工学
关键词 数字锁相放大器 级联积分梳状滤波器 内插二阶多项式滤波器 “剪除”理论
年,卷(期) 2017,(2) 所属期刊栏目
研究方向 页码范围 18-21
页数 4页 分类号 TN713
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱卫华 83 480 13.0 18.0
2 刘国稳 4 18 3.0 4.0
3 陈权 3 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (17)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1973(1)
  • 参考文献(0)
  • 二级参考文献(1)
1981(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字锁相放大器
级联积分梳状滤波器
内插二阶多项式滤波器
“剪除”理论
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪表技术
月刊
1006-2394
31-1266/TH
大16开
上海市
4-351
1972
chi
出版文献量(篇)
4081
总下载数(次)
14
总被引数(次)
17317
论文1v1指导