原文服务方: 火炮发射与控制学报       
摘要:
针对高速机载雷达数据传输速度快、数据量庞大的特点,设计了一种基于FPGA的高速大容量双冗余载雷达数据存储系统.系统以FPGA为逻辑控制中心,采用高速FIFO和Flash流水线操作实现了高速雷达数据无缝缓存和连续高速存储,并采用二维无效块检测列表刷新算法保证了双冗余数据的可靠性,减少了FPGA内部资源的占用.试验结果表明:系统工作稳定,记录数据完整准确,能够实现对传输速率为24 MiB/s高速并行雷达数据的双冗余存储.
推荐文章
基于Flash的大容量高速数据记录仪设计
闪存
嵌入式
数据记录仪
基于硬件控制的双通道机载雷达数据记录仪
记录仪
硬件控制
双通道
高速大容量
机载数据记录仪的1553B总线接口设计
记录仪
1553B总线
总线接口
消息数据
机载计算机
基于FPGA的车载大容量记录仪的设计与实现
FPGA
Nand Flash
车载
大容量
记录仪
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速大容量双冗余机载雷达数据记录仪设计
来源期刊 火炮发射与控制学报 学科
关键词 飞行器仪表、设备 机载雷达数据 双冗余 高速FIFO Flash流水线操作
年,卷(期) 2017,(1) 所属期刊栏目 设计与计算
研究方向 页码范围 63-68
页数 6页 分类号 TP33
字数 语种 中文
DOI 10.19323/j.issn.1673-6524.2017.01.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 靳鸿 中北大学电子测试技术国家重点实验室 70 279 8.0 12.0
5 张志伟 中北大学电子测试技术国家重点实验室 45 153 6.0 8.0
9 王健 8 10 2.0 2.0
10 崔建峰 中北大学电子测试技术国家重点实验室 15 16 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (60)
共引文献  (32)
参考文献  (11)
节点文献
引证文献  (3)
同被引文献  (9)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(8)
  • 参考文献(0)
  • 二级参考文献(8)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(12)
  • 参考文献(0)
  • 二级参考文献(12)
2012(10)
  • 参考文献(0)
  • 二级参考文献(10)
2013(14)
  • 参考文献(3)
  • 二级参考文献(11)
2014(4)
  • 参考文献(3)
  • 二级参考文献(1)
2015(5)
  • 参考文献(5)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
飞行器仪表、设备
机载雷达数据
双冗余
高速FIFO
Flash流水线操作
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
火炮发射与控制学报
季刊
1673-6524
61-1280/TJ
大16开
1979-01-01
chi
出版文献量(篇)
1834
总下载数(次)
0
总被引数(次)
6911
论文1v1指导