基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对国内RISC-V(Reduced Instruction Set Computer-Five)处理器领域的空白以及对处理器性能的优化问题,将开源3级流水线RISC-V处理器VScale扩展为5级流水线处理器.在对比3级流水线和5级流水线的差异的基础上,为5级流水线设计了冒险检测以及旁路单元,解决了5级流水线的数据相关问题,并为该处理器编写外设(LCD1602、UART)控制器,最终在FPGA(Field-Programmable Gate Array)开发板上实现了软硬件协同仿真.仿真结果表明,扩展后的处理器运行正常,且速度比扩展前的处理器快约30%.
推荐文章
五级流水线RISC-V处理器的研究与性能优化
RISC-V
5级流水线
性能
CoreMark
存储架构
AHB
软硬件联合仿真方法进行微处理器流水线管理优化设计
软硬件联合仿真
微处理器
优化设计
流水线
数据依赖
面向专用指令集处理器设计的软硬件协同验证
专用指令集处理器
硬件仿真
指令集模拟器
软硬件协同验证
基于OR1200的SoC设计软硬件协同仿真验证
OR1200
SoC软硬件协同验证
GNU工具链
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 五级流水线RISC-V处理器软硬件协同仿真验证
来源期刊 吉林大学学报(信息科学版) 学科 工学
关键词 RISC-V处理器 流水线 数据冒险 SoC技术
年,卷(期) 2017,(6) 所属期刊栏目 电子科学与工程
研究方向 页码范围 612-616
页数 5页 分类号 TP368.1
字数 2611字 语种 中文
DOI 10.3969/j.issn.1671-5896.2017.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曲明 吉林大学电子科学与工程学院 11 53 4.0 7.0
5 王富昕 吉林大学计算机科学与技术学院 13 77 6.0 8.0
6 李东泽 吉林大学电子科学与工程学院 1 8 1.0 1.0
7 曹凯宁 吉林大学电子科学与工程学院 2 9 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (8)
同被引文献  (3)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(4)
  • 引证文献(4)
  • 二级引证文献(0)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC-V处理器
流水线
数据冒险
SoC技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
吉林大学学报(信息科学版)
双月刊
1671-5896
22-1344/TN
大16开
长春市南湖大路5372号
1983
chi
出版文献量(篇)
2333
总下载数(次)
2
总被引数(次)
16807
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导