基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文从双电源电压三态输出电路原理结构图出发,列出了引起VOL、VOH、IOZH、IOZL失效的可能原因,通过估算指出引起高阻高电平漏电失效而其它功能参数都正常的失效模式的失效位置为输出NMOS管的驱动级的PMOS管漏电所致.
推荐文章
CMOS数字IC管脚状态评估
管脚
等效结构
管脚电压
二极管结构
浮阱结构
浮空电位
CMOS数字IC管脚电容的估算与测量
集成电路
管脚电容
阻抗
阻抗分析仪
估算与测量
三态电路在FPGA应用设计中的分析
FPGA
VHDL
三态
MAX+PLUSⅡ
电机驱动IC芯片中功率输出管的版图设计
电机驱动芯片
功率输出管
版图设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS数字IC三态输出管脚漏电路径分析
来源期刊 环境技术 学科 工学
关键词 CMOS数字IC 三态输出 漏电 故障定位
年,卷(期) 2017,(4) 所属期刊栏目 技术专栏
研究方向 页码范围 80-82
页数 3页 分类号 TN432
字数 2396字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李兴鸿 12 9 2.0 2.0
2 赵俊萍 11 9 2.0 2.0
3 黄鑫 4 3 1.0 1.0
4 王勇 6 3 1.0 1.0
5 方测宝 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CMOS数字IC
三态输出
漏电
故障定位
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
环境技术
双月刊
1004-7204
44-1325/X
大16开
广州市科学城开泰大道天泰1路3号《环境技术》编辑部
1983
chi
出版文献量(篇)
2782
总下载数(次)
19
论文1v1指导