基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
与普通两级差分运算放大器相比,折叠式共源共栅运放能够提供高增益、共模抑制比、电源抑制比,还能够提高带宽.基于0.35μm BCD工艺设计了一种折叠式共源共栅差分运放,要求电源电压为3.3V~5.5V,仿真结果表明,该电路在3.3V电源下,各指标都满足了设计要求.
推荐文章
一种高性能运算放大器的设计
运算放大器
增益自举
反馈
cascade
一种超宽共模输入范围高性能运算放大器的设计
超宽输入范围
共模电平
输入管饱和
BiCMOS工艺
一种折叠共源共栅运算放大器的设计
CMOS
运算放大器
折叠共源共栅
Hspice W-2005.03
一种新型电流运算放大器的设计
CMOS
电流放大器
电流镜
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种含BJT缓冲级的高性能运算放大器的设计
来源期刊 通信电源技术 学科
关键词 折叠式共源共栅 运算放大器 BCD工艺
年,卷(期) 2017,(4) 所属期刊栏目 设计应用
研究方向 页码范围 161-162
页数 2页 分类号
字数 1467字 语种 中文
DOI 10.19399/j.cnki.tpt.2017.04.065
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 薛晓磊 2 4 2.0 2.0
2 吴勃庆 2 4 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (17)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (2)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
折叠式共源共栅
运算放大器
BCD工艺
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信电源技术
月刊
1009-3664
42-1380/TN
大16开
武汉东湖新经济技术开发区大学园路20号普诺大楼4楼
38-371
1984
chi
出版文献量(篇)
9914
总下载数(次)
58
论文1v1指导