基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
时钟信号是时序电路的基础和整个电路得以正常运行的保证,由于仪器的小型化和低成本化对印刷电路板(Printed Circuit Board,PCB)具有严格的物理尺寸、层数等要求,使得通过震荡器和时钟分配IC获得多种频率时钟信号的PCB电路设计方法越来越难以持续.为此,设计三种基于FPGA的时钟信号实现方法,可以在FPGA引脚充足的情况下取代震荡器和时钟分配IC,为PCB电路提供多种频率的时钟信号.
推荐文章
FPGA设计中跨时钟域信号同步方法
FPGA
跨时钟域
同步
亚稳态
基于FPGA的模拟信号波形的实现方法
波形实现
FPGA
模拟电路
阶梯波
锯齿波
基于FPGA的GPS同步时钟装置的设计
GPS
同步时钟
秒脉冲(PPS)
FPGA
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的时钟信号实现方法
来源期刊 电子与封装 学科 工学
关键词 时钟信号 时序电路 FPGA 震荡器
年,卷(期) 2017,(7) 所属期刊栏目 电路设计
研究方向 页码范围 17-20
页数 4页 分类号 TN402
字数 2582字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭俊杰 中国电子科技集团公司第五十八研究所 3 1 1.0 1.0
2 季振凯 中国电子科技集团公司第五十八研究所 6 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟信号
时序电路
FPGA
震荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导