作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在数字电路设计过程中,人们经常需要考虑到竞争和冒险等各种现象带来的设计问题.尤其是在采用FPGA器件之后,由于设计中存在的跨时钟域导致设计出现亚稳态现象,对整个系统的性能以及系统本身的稳定性造成了严重的影响.为了改善系统的稳定性,对各种干扰因素进行有效抑制,需要对设计中的时钟、毛刺以及时延等各种问题进行分析,文章就此展开研究与论述,提出相应的解决策略.
推荐文章
数据监控系统应用中的关键问题探讨
数据监控
可靠性
供电
接地
海域使用论证关键问题探讨
海域使用论证
可行性研究
环境影响评价
关键问题
关于钢筒仓设计两个关键问题的探讨
钢筒仓
储料荷载
稳定性设计
荷载规范
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 探讨FPGA设计中的关键问题
来源期刊 通信电源技术 学科
关键词 FPGA 设计 关键问题
年,卷(期) 2017,(1) 所属期刊栏目 设计应用
研究方向 页码范围 80-81
页数 2页 分类号
字数 2507字 语种 中文
DOI 10.19399/j.cnki.tpt.2017.01.030
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖军 大连东软信息学院电子工程系 3 4 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (30)
共引文献  (26)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(7)
  • 参考文献(0)
  • 二级参考文献(7)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(6)
  • 参考文献(1)
  • 二级参考文献(5)
2012(6)
  • 参考文献(2)
  • 二级参考文献(4)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
设计
关键问题
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信电源技术
月刊
1009-3664
42-1380/TN
大16开
武汉东湖新经济技术开发区大学园路20号普诺大楼4楼
38-371
1984
chi
出版文献量(篇)
9914
总下载数(次)
58
论文1v1指导