基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出一种可编程扩频时钟发生器采用小数分频锁相环,扩频是以三角波通过∑△调制器调制反馈分频器的方式实现.为了提高宽扩展比,采用一种技术保持三角波在∑△调制器的输入范围内.使用的相位旋转技术由虚拟多相产生方法和相位补偿方法组成.该技术能有效地补偿瞬时时序误差和量化误差.可编程的时钟频率200-800 MHz伴随中心和向下扩展(0~10%),RMS周期抖动在输出时钟在800 MHz是7 ps.测试芯片在40纳米CMOS制造技术提供了输出时钟800 MHz时有10%扩张率,在10%扩频比时峰值减少是30分贝.所提出的可编程扩频时钟发生器从1.1V电源消耗5.181mW,设计仅占0.105 mm2的面积.
推荐文章
10 GHz 扩频时钟发生器的设计
扩频时钟发生器
锁相环
电磁干扰
ΔΣ调制器
10 GHz 低相噪扩频时钟发生器的设计与实现
扩频时钟发生器
锁相环
ΔΣ调制器
相位噪声
高速DDR3存储控制器的时钟偏差控制和优化
DDR3存储控制器
布图布局
时钟树
手动干预
时钟偏差
基于DDS+PLL技术的高频时钟发生器
直接数字频率合成
锁相环
相位噪声
杂散抑制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 针对DDR3应用的800MHz低抖动扩频时钟发生器
来源期刊 中国集成电路 学科
关键词 低功耗 扩频时钟发生器 双倍资料速率3
年,卷(期) 2017,(3) 所属期刊栏目 设计
研究方向 页码范围 45-50,55
页数 7页 分类号
字数 2849字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
扩频时钟发生器
双倍资料速率3
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导