作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为加快加密算法芯片的设计周期,提出了一种基于FPGA的设计验证平台,即将加密算法用FPGA加以实现,并利用数码显示直观观测结果,以验证设计的正确性.以DES算法为例,详细论述了该平台的系统结构,控制原理以及加密算法的设计验证过程.实验结果表明,该FPGA设计验证平台不仅缩短了加密算法的硬件开发开发周期,还为加密算法的开发提供了灵活性和实用性.
推荐文章
基于FPGA的RC4加密算法设计及实现
数据传输
Verilog HDL
FPGA
RC4
有限状态机
基于FPGA的加密算法的设计
IDEA算法
FPGA
加密解密
基于FPGA的图像硬件加密算法设计
序列密码
加密技术
FPGA
一种基于FPGA的3DES加密算法实现
FPGA:3DES算法
VHDL
有限状态机:流水线技术
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的加密算法验证平台设计
来源期刊 电子科技 学科 工学
关键词 加密算法 FPGA 验证平台
年,卷(期) 2017,(6) 所属期刊栏目 协议·算法与仿真
研究方向 页码范围 21-23
页数 3页 分类号 TN919.81|TP309.7
字数 2078字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2017.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚霁 西安邮电大学自动化学院 9 27 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (25)
共引文献  (48)
参考文献  (15)
节点文献
引证文献  (1)
同被引文献  (12)
二级引证文献  (0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(6)
  • 参考文献(3)
  • 二级参考文献(3)
2008(5)
  • 参考文献(2)
  • 二级参考文献(3)
2009(5)
  • 参考文献(4)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
加密算法
FPGA
验证平台
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导