基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章从原理上阐述了CRC的机理,比较了串行CRC电路和并行CRC电路在实际中处理速率、传输速率及使用方面的特点;此外,从原理上阐明了传输过程中纠正一位及多位数据错误的方法,通过该种纠错技术,可以避免数据重传或者丢包现象,有效提高传输效率、降低误包率3个数量级以上;最后,利用FPGA进行硬件实验,实现了在160Mbits/s传输速度下,传输1024 bits数据可以正确纠正一位错误的功能.
推荐文章
一种并行CRC算法的实现方法
CRC
LFSR
并行实现
FPGA
基于Verilog的CRC并行实现
循环冗余校验
硬件描述语言
现场可编程门阵列
基于Simulink的单比特数字接收机设计
simulink
单比特接收机
瞬时测频
双音信号
单比特自适应参数估计算法
传感器网络
1比特量化
乘性噪声
最大似然
参数估计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 具有单比特纠错功能的并行CRC实现方法
来源期刊 大众科技 学科 航空航天
关键词 CRC算法 纠错算法 FPGA实现 并行计算 高速传输
年,卷(期) 2017,(1) 所属期刊栏目 信息技术与通信
研究方向 页码范围 1-4
页数 4页 分类号 V21
字数 5394字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩骥宇 1 1 1.0 1.0
2 李锐 4 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (28)
参考文献  (8)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(2)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CRC算法
纠错算法
FPGA实现
并行计算
高速传输
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
大众科技
月刊
1008-1151
45-1235/N
大16开
广西南宁市新竹路20号
48-94
1999
chi
出版文献量(篇)
16289
总下载数(次)
45
总被引数(次)
40848
论文1v1指导