作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
用可编程门阵列(FPGA)作为主处理芯片实现雷达信号处理时,大阶数矩阵转置经常由于双倍速率同步动态随机存储器(DDR)的跳行访问速率而成为系统处理速率的瓶颈.文中分析了DDR的读写机制,对DDR读写时间的组成进行了定量分析,提出了一种提高矩阵转置效率的分块式矩阵转置方法.该方法采用矩阵分块技术,使矩阵转置时DDR的读写速率得以均衡,从而提高DDR读写的平均效率.文中提供了矩阵转置效率的实验室实测数据,验证了该方法的有效性.该方法已在工程实践中得到了成功的应用.
推荐文章
基于DDR2和FPGA的实时成像转置存储器设计
实时成像处理器
FPGA
转置存储器
DDR2
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现
转置存储器
合成孔径雷达
可编程逻辑器件
DDR2 SDRAM控制器
基于DDR2和FPGA的实时成像转置存储器设计
实时成像处理器
FPGA
转置存储器
DDR2
高效率超级电容充电系统设计
超级电容
低内阻
高效率
同步整流
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA和DDR的高效率矩阵转置方法
来源期刊 现代雷达 学科 工学
关键词 可编程门阵列 双倍速率同步动态随机存储器 矩阵转置
年,卷(期) 2017,(4) 所属期刊栏目 信号处理
研究方向 页码范围 34-40,44
页数 8页 分类号 TN957.51
字数 6321字 语种 中文
DOI 10.16592/j.cnki.1004-7859.2017.04.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴沁文 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (50)
共引文献  (63)
参考文献  (13)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1960(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(4)
  • 参考文献(0)
  • 二级参考文献(4)
2002(6)
  • 参考文献(0)
  • 二级参考文献(6)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(8)
  • 参考文献(2)
  • 二级参考文献(6)
2006(6)
  • 参考文献(1)
  • 二级参考文献(5)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(5)
  • 参考文献(2)
  • 二级参考文献(3)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(5)
  • 参考文献(0)
  • 二级参考文献(5)
2014(3)
  • 参考文献(3)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(4)
  • 引证文献(4)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可编程门阵列
双倍速率同步动态随机存储器
矩阵转置
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导