基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了Xilinx Virtex-4内嵌的高速串行收发器RocketIO的工作原理以及硬件电路设计中的时钟和电源的设计,实现了基于RocketI0硬件电路设计,传输速率为1.6Gb/s,给出了ChipScope在线测试结果,误码率低于10-13.
推荐文章
基于RocketIO的高速光收发器的设计与实现
高速收发器
空间光通信
FPGA
RocketIO
基于RocketIO的SATA物理层高速串行传输实现
RocketIO
SATA物理层
高速串行传输
基于DSRC协议的5.8 GHz收发电路设计与实现
专用短程通信
5.8 GHz收发电路
射频前端
DSRC协议国家标准
基于RocketIO接口的高速互连应用研究与实现
RocketIO
RapidIO
Fibre Channel
嵌入式应用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于RocketIO的高速光收发电路的设计实现
来源期刊 光通信技术 学科 工学
关键词 串行收发器 RocketIO FPGA
年,卷(期) 2017,(6) 所属期刊栏目 系统传输
研究方向 页码范围 54-56
页数 3页 分类号 TN915
字数 1345字 语种 中文
DOI 10.13921/j.cnki.issn1002-5561.2017.06.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐立升 5 9 3.0 3.0
2 张建春 5 9 2.0 2.0
3 孙健 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
串行收发器
RocketIO
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光通信技术
月刊
1002-5561
45-1160/TN
大16开
广西桂林市5号信箱
48-126
1977
chi
出版文献量(篇)
4439
总下载数(次)
8
总被引数(次)
17658
论文1v1指导