作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决IRIG-B(AC)码解码精度低、稳定性不高的问题,提出了一种高精度、高稳定性的B(AC)码解码设计方法.使用FPGA和ADS8365芯片,采取乘法器和数字滤波器相结合的数字电路解码方式,解调出B(AC)码中的时间信息并输出秒脉冲信号.经试验验证,系统可长时间、无误码地输出时间信息以及偏差在微妙级内的秒脉冲信号,能够满足各种应用场所对IRIG-B(AC)码授时的要求.
推荐文章
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
基于FPGA的IRIG-B编码器实现
授时码
IRIG-B
数字调制
GPS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA和数字法的IRIG-B(AC)码的解码设计
来源期刊 电子器件 学科 工学
关键词 B(AC)码解码 A/D转换 数字解码电路 秒脉冲 高精度
年,卷(期) 2017,(4) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 856-861
页数 6页 分类号 TN787
字数 2437字 语种 中文
DOI 10.3969/j.issn.1005-9490.2017.04.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张贵军 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (22)
参考文献  (7)
节点文献
引证文献  (3)
同被引文献  (13)
二级引证文献  (0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(6)
  • 参考文献(0)
  • 二级参考文献(6)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(5)
  • 参考文献(2)
  • 二级参考文献(3)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
B(AC)码解码
A/D转换
数字解码电路
秒脉冲
高精度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导