基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高速大容量数据读写的广泛需求,提出一种FPGA控制DDR3 SDRAM实现大规模高速查找表的方法.该方法采用Altera公司Cyclone V系列的 FPGA,在Quartus Ⅱ开发环境下,利用Verilog HDL编程语言,通过状态机来描述对DDR3 SDRAM的各种时序操作,设计了用户自定义DDR3 SDRAM控制器.搭建了测试系统进行测试,同时使用SignalTap Ⅱ逻辑分析仪对控制器的工作流程进行了调试和验证.最终测试结果表明,查表准确且速度达到了40 M次/s.
推荐文章
基于Kintex-7 FPGA的DDR3 SDRAM接口应用研究
DDR3SDRAM
FIFO
FPGA
遍历状态机
基于FPGA的DDR3控制器设计
FPGA
DDR3 SDRAM控制器
MIG
ISim
基于FPGA的DDR3SDRAM控制器的设计与优化
FPGA
DDR3 SDRAM
MIG
读写控制器
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA和DDR3 SDRAM的大规模查找表设计与实现
来源期刊 电子器件 学科 工学
关键词 电子 查找表 DDR3SDRAM控制器 状态机 SignalTapⅡ逻辑分析仪
年,卷(期) 2017,(4) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 849-855
页数 7页 分类号 TN79+1
字数 3385字 语种 中文
DOI 10.3969/j.issn.1005-9490.2017.04.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵邦信 南京理工大学电子工程与光电技术学院 6 42 4.0 6.0
2 梁晨 南京理工大学电子工程与光电技术学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (23)
共引文献  (13)
参考文献  (7)
节点文献
引证文献  (5)
同被引文献  (40)
二级引证文献  (6)
1979(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(6)
  • 引证文献(2)
  • 二级引证文献(4)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
电子
查找表
DDR3SDRAM控制器
状态机
SignalTapⅡ逻辑分析仪
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导