基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了应用于背板通信系统中均衡器的设计与实现.该均衡器采用连续时间线性均衡器(Continuous Time Linear Equalizer,CTLE)和2抽头判决反馈均衡器(Decision Feedback Equalizer,DFE)的组合结构来消除信道码间干扰中的前标分量和后标分量.在设计中,CTLE采用双路均衡器结构补偿信道不同频率的损耗,减小了电路的面积和功耗;DFE采用半速率预处理结构来缓解传统DFE结构中关键反馈路径的时序限制,并采用模拟最小均方(Least Mean Square,LMS)算法电路控制DFE系数的自适应.电路采用IBM 0.13μm BiCMOS工艺设计并实现,测试结果表明对于经过18英寸背板后眼图完全闭合的24Gb/s的信号,均衡后的眼图水平张开度达到了0.81UI.整个均衡器芯片包括焊盘在内的芯片面积为0.78×0.8mm2,在3.3V的电源电压下,功耗为624mW.
推荐文章
10 Gb/s自适应均衡器设计
自适应均衡器
均衡滤波器
容性负反馈
高速链路
有损信道
移动通信中自适应均衡器的研究
均衡器
自适应
Turbo码
多径衰落
基于DSP自适应均衡器的实现
DSP
自适应均衡器
卷积
LMS算法
最小均方误差自适应均衡器的软实现
时域均衡
最小均方误差
软件无线电
自适应均衡器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一个用于背板通信的24Gb/s高速自适应组合均衡器
来源期刊 电子学报 学科 工学
关键词 背板通信 连续时间线性均衡器(CTLE) 判决反馈均衡器(DFE) 码间干扰(ISI)
年,卷(期) 2017,(7) 所属期刊栏目 学术论文
研究方向 页码范围 1608-1612
页数 5页 分类号 TN433
字数 2137字 语种 中文
DOI 10.3969/j.issn.0372-2112.2017.07.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡庆生 东南大学射频与光电集成电路研究所 43 229 8.0 13.0
2 张明科 东南大学射频与光电集成电路研究所 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(2)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
背板通信
连续时间线性均衡器(CTLE)
判决反馈均衡器(DFE)
码间干扰(ISI)
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导