原文服务方: 现代电子技术       
摘要:
针对FPGA中使用DDR3进行大容量数据的缓存应用背景,采用模块化设计方法,提出基于Xilinx Kintex-7 FP-GA的DDR3 SDRAM FIFO接口设计方案.在分析DDR3用户接口特点和用户接口时序的基础上,对不同读/写模式进行效率测试.借鉴标准FIFO的设计思想,结合DDR3 SDRAM控制器的特点,设计遍历状态机对该FIFO接口进行读/写测试.最后,原型机平台验证了该接口不仅具有标准FIFO简单易用的功能,而且具有存储空间大等优势.
推荐文章
Virtex-7 FPGA DDR3电路的设计与仿真研究
Virtex-7FPGA
DDR3
拓扑
信号完整性
阻抗控制
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
基于DDR3 SDRAM的高速大容量数据缓存设计
DDR3 SDRAM
FIFO
高速
大容量
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Kintex-7 FPGA的DDR3 SDRAM接口应用研究
来源期刊 现代电子技术 学科
关键词 DDR3SDRAM FIFO FPGA 遍历状态机
年,卷(期) 2017,(24) 所属期刊栏目 科学计算与信息处理
研究方向 页码范围 21-24,27
页数 5页 分类号 TN43-34|TP332.3
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2017.24.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴长瑞 中国科学院声学研究所 12 50 5.0 7.0
2 徐建清 中国科学院声学研究所 3 21 2.0 3.0
3 蒋景红 中国科学院声学研究所 4 39 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (21)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (27)
二级引证文献  (3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(3)
  • 参考文献(1)
  • 二级参考文献(2)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(3)
  • 引证文献(2)
  • 二级引证文献(1)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
DDR3SDRAM
FIFO
FPGA
遍历状态机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导