作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种适用于多ATE(Automated Test Equipment)扫描测试时钟的时钟结构,并在此结构下,以各ATE时钟下两两功能时钟间的时序路径数目作为特征指标,选取最优的功能时钟和扫描测试时钟的分配组合,以减少修复时序路径的代价和降低无法修复的时序终点所带来的扫描测试覆盖率损失.通过实验表明,以时序路径数目作为特征指标来选择的时钟分配组合,可以明显降低时序路径修复代价,并能提高扫描测试的覆盖率.
推荐文章
时钟偏斜补偿电路设计与实现
时钟偏斜补偿
时钟系统稳定性
可靠性设计
基于BUFGMUX与DCM的FPGA时钟电路设计
现场可编程门阵列
时钟
全局时钟选择缓冲器
电路时序
FPGA时钟分配网络设计技术
FPGA
时钟分配网络
锁相环
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多ATE时钟的时钟电路设计与时钟分配方法研究
来源期刊 福建电脑 学科
关键词 SOC 扫描测试 时钟电路
年,卷(期) 2017,(3) 所属期刊栏目 应用与开发
研究方向 页码范围 144-146
页数 3页 分类号
字数 3426字 语种 中文
DOI 10.16707/j.cnki.fjpc.2017.03.078
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SOC
扫描测试
时钟电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
福建电脑
月刊
1673-2782
35-1115/TP
大16开
福州市华林邮局29号信箱
1985
chi
出版文献量(篇)
21147
总下载数(次)
86
论文1v1指导