作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文针对软件无线电的发展趋势,介绍了目前高速AD所采用的JESD204B高速串行接口,阐明了其相对于传统LVDS、CMOS接口的优势.以TI公司ADS54J60芯片为例,较为详细的介绍了基于XILINX FPGA的JESD204B IP core的实现流程和方法,并对AD测试结果进行了简要的分析.结果表明:该测试流程及方法稳定可靠,AD性能良好,可为XILINX FPGA实现JESD204B接口提供较好的参考.
推荐文章
采用并行8b/10b编码的JESD204B接口发送端电路设计
JESD204B
8b/10b编码
并行编码
接口系统
JESD204B协议的高速串行转换器接口
JESD204B实现
高速串行传输
现场可编程门阵列
转换器
数据采集系统设计
基于JESD204B的高速串行数据收发接口设计
高速串行协议
JESD204B
数据传输接口设计
FPGA
模数/数模转换器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 JESD204B高速串行接口的FPGA实现
来源期刊 电子世界 学科
关键词 软件无线电 高速AD JESD204B ADS54J60
年,卷(期) 2017,(18) 所属期刊栏目 技术交流
研究方向 页码范围 109-110
页数 2页 分类号
字数 1517字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 詹介秋 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (15)
二级引证文献  (6)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
软件无线电
高速AD
JESD204B
ADS54J60
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子世界
半月刊
1003-0522
11-2086/TN
大16开
北京市
2-892
1979
chi
出版文献量(篇)
36164
总下载数(次)
96
总被引数(次)
46655
论文1v1指导