原文服务方: 电子质量       
摘要:
为了满足相控阵雷达对通道数、采样率日益增高的要求,提出了一种采用3片4通道ADC实现12路高速AD采样的方案,结合高性能FPGA完成芯片的控制及数据处理,实现系统需求.介绍了多通道高速AD采样电路设计方案,分析了电源完整性、时钟抖动对系统性能的影响,产品的闭环测试验证了方案的正确及合理性.该方案通用性强,参数配置灵活方便,可广泛应用于相控阵雷达、MIMO通信、声呐等.
推荐文章
基于FPGA的高速多通道AD采样系统的设计与实现
光刻机
AD7606
多通道采样系统
状态机
高速多通道 CCD 预放电路设计
高速 CCD
预放电路
寄生电容
高频补偿
高速多通道并行AD采集卡的设计
模数转换
时钟抖动
FMC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多通道高速AD采样电路设计与实现
来源期刊 电子质量 学科
关键词 多通道 高速AD 时钟抖动 FPGA
年,卷(期) 2018,(2) 所属期刊栏目 通用测试
研究方向 页码范围 11-14
页数 4页 分类号 TP274
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 穆仕博 驻中国空空导弹研究院军事代表室 10 8 2.0 2.0
2 苏延川 5 20 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (27)
共引文献  (77)
参考文献  (10)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (0)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(5)
  • 参考文献(2)
  • 二级参考文献(3)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多通道
高速AD
时钟抖动
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导