作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高双线性对加密算法在密码芯片中的执行速度,设计并实现了1种面向双线性对加密运算的并行硬件处理架构.该架构中运算单元由2个同步运行的算术核构成,实现了对双线性对算法中有限域运算的并行处理,提高了硬件资源的复用率.设计采用Verilog HDL编码,并基于FPGA实现.与传统方案相比,该方案在满足安全性的条件下实现了较快的速度和较小的面积,能够满足安全密码芯片的应用要求.
推荐文章
基于三类代数曲线上的双线性对实现
Tate 对
Eta 对
Ate 对
椭圆曲线
超椭圆曲线
基于双线性插值算法的缩放IP核设计
图像缩放
ScalerIP核
双线性插值算法
RAMFIFO
基于双线性插值的CLAHE算法研究与实现
低能见度
图像增强
双线性插值算法
CLAHE
TMS320C6748
高效不含双线性对的基于证书签名方案
基于证书签名
随机预言模型
离散对数难题
双线性对
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的双线性对密码算法并行架构设计
来源期刊 南开大学学报(自然科学版) 学科 工学
关键词 双线性对 密码芯片 有限域 FPGA
年,卷(期) 2018,(3) 所属期刊栏目
研究方向 页码范围 16-20
页数 5页 分类号 TP391
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郝中源 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
双线性对
密码芯片
有限域
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南开大学学报(自然科学版)
双月刊
0465-7942
12-1105/N
大16开
天津市南开区卫津路94号
6-174
1955
chi
出版文献量(篇)
2529
总下载数(次)
13
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导