基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章基于40 nm CMOS工艺设计一款12 Bit 1 GS/s射频采样的无采样保持放大电路的流水线ADC.首级采用了开关电容比较器结构提高了无采样保持放大电路带来的输入到Sub-ADC和MDAC采样通路的匹配度.后级Sub-ADC中采用对参考电压的预采样技术,缓解了后级比较器的压力.另外,首级处理3.5位量化精度,且理想级间增益为4,进一步缓解了首级MDAC对运放线性度、增益误差、输出信号电压摆幅的要求.采用高带宽高线性度的运放结构简化了模拟设计以及数字校准的复杂度.采样频率1 GHz,输入信号频率455 MHz,差分满摆幅1.2 V的情况下,经校准后ADC有效位数达到11.2位,信噪比70 dB,无杂散动态范围82 dB,总功耗约220 mW.
推荐文章
流水线模数转换器的一种数字校准技术
流水线模数转换器
数字校准
自适应搜索
幅值增量比较
12位100 MHz Bicmos流水线模数转换器的设计
流水线
结构模数转换器
运算放大器
比较器
一种基于40 nm CMOS工艺12位60 MHz流水线模数转换器
流水线模数转换器
高性能
采样/保持电路
栅压自举开关
动态锁存比较器
10-bit 10Ms/S流水线A/D转换器的设计
模数转换器
流水线
互补型金属氧化物半导体
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款12 Bit 1 GS/s射频采样的流水线模数转换器设计
来源期刊 电子与封装 学科 工学
关键词 流水线ADC 射频采样ADC 低功耗 无采样保持放大电路 数字校准
年,卷(期) 2018,(6) 所属期刊栏目 电路设计
研究方向 页码范围 17-21
页数 5页 分类号 TN402
字数 3076字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张波 206 1313 17.0 26.0
2 武锦 中国科学院微电子研究所 18 35 3.0 5.0
3 唐鹤 12 11 2.0 2.0
4 王卓 22 47 4.0 5.0
5 史帅帅 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
1980(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
流水线ADC
射频采样ADC
低功耗
无采样保持放大电路
数字校准
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导