基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
从简化结构、提高实时性的角度出发,提出了一种RT模式下的1553B总线接口.该总线接口硬件上以BU-61580为总线协议处理器,以FPGA为主处理器,在FPGA内部实现接口粘合逻辑,省去额外电路,做到无缝链接.软件上在接收端采用子地址双缓冲模式,保证数据一致性和正确性,发送端提出了发送双缓冲机制,在保证可靠性的前提下提高了数据更新的实时性.详细阐述了总线接口的设计和实现方案,并通过仿真和实验手段证明了该接口方案的可行性和有效性.
推荐文章
1553B总线接口模块测试设备的设计与实现
1553B总线接口
LBE总线
测试技术
80486CPU
基于1553B总线的接口设计与实现
1553B总线
总线控制器
远程终端
BU-61580器件
一种用于ISA总线计算机1553B接口模块的设计
1553B
ISA总线
总线接口模块
SIDE
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种采用收发双缓冲结构的1553B总线接口的设计与实现
来源期刊 导航定位与授时 学科 工学
关键词 1553B总线 双缓冲 接口 FPGA BU-61580 实时性
年,卷(期) 2018,(5) 所属期刊栏目 仪表与部件
研究方向 页码范围 83-89
页数 7页 分类号 TN919.71
字数 2388字 语种 中文
DOI 10.19306/j.cnki.2095-8110.2018.05.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐挺 4 4 1.0 1.0
5 石然 6 4 1.0 1.0
9 王金芳 3 3 1.0 1.0
13 张永杰 1 1 1.0 1.0
17 饶范钧 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (52)
共引文献  (51)
参考文献  (13)
节点文献
引证文献  (1)
同被引文献  (9)
二级引证文献  (0)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(9)
  • 参考文献(0)
  • 二级参考文献(9)
2007(6)
  • 参考文献(1)
  • 二级参考文献(5)
2008(7)
  • 参考文献(1)
  • 二级参考文献(6)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(9)
  • 参考文献(1)
  • 二级参考文献(8)
2011(5)
  • 参考文献(1)
  • 二级参考文献(4)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(5)
  • 参考文献(1)
  • 二级参考文献(4)
2014(5)
  • 参考文献(2)
  • 二级参考文献(3)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
1553B总线
双缓冲
接口
FPGA
BU-61580
实时性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
导航定位与授时
双月刊
2095-8110
10-1226/V
16开
北京7209信箱10分箱
2014
chi
出版文献量(篇)
756
总下载数(次)
9
总被引数(次)
1580
论文1v1指导