基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为实现超声相控阵精确延时的接收技术,基于多级级联积分梳状数字滤波器(CascadeIntegrator Comb,CIC)设计了延时算法.利用数字信号的内插理论,通过多级CIC数字滤波器插值处理,提高信号延时精度,同时也减少硬件资源的消耗.通过现场可编程门阵列(FPGA)的实现,验证了延时算法的可行性.实验表明此方法在采样率为50MHz的条件下可以实现1.25ns延时精度,为精度要求高的相控阵接收系统提供了技术支持.
推荐文章
基于FPGA的CIC滤波器设计
软件无线电
CIC滤波器
数字下变频
现场可编程门阵列(FPGA)
CIC滤波器改进及其FPGA实现
CIC滤波器
混叠
剪除
FPGA
WiMAX系统中CIC滤波器的补偿设计
CIC滤波器
WiMAX
等波纹逼近法
FIR
多速率采样中的CIC滤波器设计与分析
多速率采样
抽取
内插
CIC滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于多级CIC滤波器的相控阵延时算法设计
来源期刊 信息技术 学科 工学
关键词 超声相控阵 多级级联积分梳状滤波器 延时精度 现场可编程门阵列
年,卷(期) 2018,(1) 所属期刊栏目 基金项目
研究方向 页码范围 1-4,9
页数 5页 分类号 TP391
字数 2528字 语种 中文
DOI 10.13274/j.cnki.hdzj.2018.01.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 骆英 1 2 1.0 1.0
2 徐桂东 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (54)
共引文献  (48)
参考文献  (9)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (0)
1984(2)
  • 参考文献(0)
  • 二级参考文献(2)
1994(4)
  • 参考文献(1)
  • 二级参考文献(3)
1995(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(5)
  • 参考文献(0)
  • 二级参考文献(5)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(5)
  • 参考文献(1)
  • 二级参考文献(4)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(4)
  • 参考文献(1)
  • 二级参考文献(3)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(4)
  • 参考文献(0)
  • 二级参考文献(4)
2012(10)
  • 参考文献(1)
  • 二级参考文献(9)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超声相控阵
多级级联积分梳状滤波器
延时精度
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导