原文服务方: 微电子学与计算机       
摘要:
采用体硅0.25 μm BCD工艺,设计了一种用于磁隔离驱动电路的编解码方案,将需要传输的数字信号编码成两个不同宽度的高频脉冲,这些高频脉冲从变压器初级线圈耦合到次级线圈,并且由次级端电路检测,最后在输出端重新恢复成输入的信号.相对于传统的磁隔离驱动电路的编解码方案,本文设计的磁隔离驱动电路的编码和解码方式新颖,电路实现简单,使传输的信号延迟时间大大减小,并且工作频率更高.仿真结果表明,电路在3~5V的电压下能正常工作,可以实现最大数据隔离传输速率达到125 Mbps,延迟时间最大仅有8 ns,静态电流1.64mA,动态功耗0.37 mA/Mbps.
推荐文章
一种一对多双向通信编解码电路的设计
PT2262/2276
双向通信
编解码
一种有效的WCDMA信道编解码任务调度方案研究
WCDMA
信道编解码
时隙
DSP
FPGA
中断
一种删余卷积编解码的RTL实现
信道编码
删余
卷积码
Viterbi译码
乒乓读写
一种基于片上变压器的数字隔离器编解码方案
磁耦合
隔离器
低压
片上变压器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种用于磁隔离驱动电路的编解码方案设计
来源期刊 微电子学与计算机 学科
关键词 磁隔离 高频脉冲 还迟时间 功耗
年,卷(期) 2018,(9) 所属期刊栏目
研究方向 页码范围 42-46
页数 5页 分类号 TN482
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (4)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
1998(3)
  • 参考文献(0)
  • 二级参考文献(3)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
磁隔离
高频脉冲
还迟时间
功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导