离散余弦变换是新一代视频编码标准(High Efficiency Video Coding,HEVC)中的重要模块之一.为了解决传统复用架构资源利用率低的问题,提出一种基于FPGA的变换架构,能灵活支持不同DCT尺寸并充分利用资源.在尽可能通过蝶形算法降低乘法运算次数的情况下,使用常规乘法器大大降低了逻辑资源的消耗.除此之外,为了支持不同尺寸下多行输入的并行处理,进一步提出了一种针对输入数据的重排方法.最后综合结果表明,与现有算法相比,本文架构在资源消耗上有较大优势.在Altera的Stratix IV器件下综合工作频率为144MHz,至少可支持30帧/秒4096×2048分辨率的高清视频信号的实时处理.