基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对目前扫频信号源的扫速调整复杂性问题,提出了一种可快速调整步进长度的方法,以Alter公司CycloneⅡFPGA为核心完成DDS直接数字频率合成计,以ATmega128 AVR单片机为控制器调整频率控制字K值,从而改变DDS累加器的相位增量,完成步进单位和输出频率的设置.测试表明,本系统不但能以10nHz(n=0,1,2,3,4,5,6)为步进单位从1Hz~11MHz循环输出,也可设置1Hz~11MHz间任意整数的点频输出,而且大大降低了误差,输出信号波形质量优良,较传统扫频信号源能更好满足不同精度的频率特性测试需求.
推荐文章
基于FPGA的扫频信号源的研究与设计
FPGA
DDS
扫频信号
优化设计
一种基于单片机和DDS技术的信号源设计
信号源设计
DDS
80C51
AD9832
基于FPGA的DDS+DPLL跳频信号源设计
数字鉴相器
滤波器
数控振荡器
DPLL
一种基于AT89C51低频信号源的设计
信号源
单片机
D/A转换
低噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA和单片机的扫频信号源的设计
来源期刊 合肥学院学报(综合版) 学科 工学
关键词 扫频 信号源 DDS 步进
年,卷(期) 2018,(2) 所属期刊栏目 计算机与电子
研究方向 页码范围 51-55
页数 5页 分类号 TM935
字数 2317字 语种 中文
DOI 10.3969/j.issn.1673-162X.2018.02.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 查长军 合肥学院电子信息与电气工程系 19 25 3.0 4.0
2 周泽华 合肥学院电子信息与电气工程系 29 84 5.0 8.0
3 段惠敏 合肥学院电子信息与电气工程系 11 6 2.0 2.0
4 桂金瑶 合肥学院电子信息与电气工程系 4 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (34)
共引文献  (17)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(5)
  • 参考文献(0)
  • 二级参考文献(5)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(3)
  • 参考文献(2)
  • 二级参考文献(1)
2014(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(3)
  • 参考文献(1)
  • 二级参考文献(2)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
扫频
信号源
DDS
步进
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
合肥学院学报(综合版)
双月刊
1673-162X
34-1327/Z
大16开
安徽省合肥市锦绣大道99号
1991
chi
出版文献量(篇)
2406
总下载数(次)
4
总被引数(次)
6897
论文1v1指导