基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着多级单元(Multi-Level Cell,MLC)闪存存储密度的增加,单元间干扰(Cell-to-Cell Interference,CCI)成为影响NAND闪存可靠性的主要噪声.针对这种情况,在深入分析MLC闪存信道模型和CCI噪声模型的基础上,利用MLC阈值电压的均匀感知策略获取闪存页中每比特的对数似然比(Log-Likelihood Ratio,LLR)信息,提出了一种MLC型NAND闪存的最小和译码算法.仿真结果表明,在MLC闪存信道下,该方法既可保证闪存单元可靠性,又具有较短闪存单元的读取时间,从而实现了译码复杂度和性能间的良好折衷.
推荐文章
基于多精度感知的MLC闪存比特翻转译码算法
多级单元
单元间干扰
比特翻转译码
基于加权比特翻转的MLC型NAND闪存系统
多级单元
单元间干扰
加权比特翻转译码
面向MLC闪存的比特翻转译码算法研究
闪存
多级单元
单元间干扰
蒙特卡罗仿真
低密度奇偶校验码
比特翻转译码
一种LDPC码改进的最小和译码算法
信道编码
LDPC码
最小和算法
改进最小和算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 MLC闪存的最小和译码算法研究
来源期刊 信息技术 学科 工学
关键词 多级单元 低密度奇偶校验码 最小和译码算法
年,卷(期) 2018,(4) 所属期刊栏目 基金项目
研究方向 页码范围 33-36,40
页数 5页 分类号 TP333
字数 2943字 语种 中文
DOI 10.13274/j.cnki.hdzj.2018.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 燕莎 西安理工大学高等技术学院 26 93 6.0 9.0
2 张旋 西安理工大学高等技术学院 28 27 3.0 4.0
3 李晓强 西安理工大学高等技术学院 15 27 3.0 5.0
4 曹建民 西安理工大学高等技术学院 6 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多级单元
低密度奇偶校验码
最小和译码算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导