基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对复杂度日益递增的电子系统,以人工设计电路的方式无法满足大规模复杂电路设计,提出基于Zynq的演化硬件电路设计方案.该设计通过在Zynq的PS部分利用自适应遗传算法对电路染色体进行快速演化迭代,在PL部分实现虚拟可重构电路加速染色体适应度评估,通过软硬件协同合作,快速收敛得到所需目标电路的配置信息.实验结果表明该设计方案能够高效快速得到满足设计要求的目标电路,对电子电路设计具有一定实用价值.
推荐文章
基于演化硬件的容错电路设计与实现
电磁仿生
虚拟可重构电路
演化硬件
容错
使用常规IC的演化硬件电路设计实例
EHW
硬件实验
常规芯片
分频电路
基于FPGA的硬件测试电路设计
硬件电路
测试技术
FPGA
仿真测试
演化硬件技术中时序电路的遗传算法实现
演化硬件
遗传算法
时序电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Zynq的演化硬件电路设计与实现
来源期刊 实验室科学 学科 工学
关键词 演化硬件 遗传算法 Zynq 虚拟可重构电路
年,卷(期) 2018,(4) 所属期刊栏目 实验研究
研究方向 页码范围 30-33
页数 4页 分类号 TP302
字数 3033字 语种 中文
DOI 10.3969/j.issn.1672-4305.2018.04.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王洁 大连理工大学软件学院 56 264 9.0 13.0
2 康俊杰 2 0 0.0 0.0
3 侯刚 大连理工大学软件学院 32 181 7.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (57)
共引文献  (136)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(3)
  • 参考文献(0)
  • 二级参考文献(3)
1999(8)
  • 参考文献(0)
  • 二级参考文献(8)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(4)
  • 参考文献(1)
  • 二级参考文献(3)
2004(6)
  • 参考文献(0)
  • 二级参考文献(6)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(8)
  • 参考文献(0)
  • 二级参考文献(8)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(11)
  • 参考文献(1)
  • 二级参考文献(10)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(5)
  • 参考文献(3)
  • 二级参考文献(2)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
演化硬件
遗传算法
Zynq
虚拟可重构电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
实验室科学
双月刊
1672-4305
12-1352/N
大16开
天津市南开区卫津路94号南开大学设备处内《实验室科学》杂志社
2003
chi
出版文献量(篇)
6840
总下载数(次)
16
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导